Balance: 0.00
Авторизация
Демонстрационный сайт » Рефераты » Наука и техника (Рефераты) » Схема ускоренного переноса К589ИКОЗ.
placeholder
Openstudy.uz saytidan fayllarni yuklab olishingiz uchun hisobingizdagi ballardan foydalanishingiz mumkin.

Ballarni quyidagi havolalar orqali stib olishingiz mumkin.

Схема ускоренного переноса К589ИКОЗ. Исполнитель


Схема ускоренного переноса К589ИКОЗ..doc
  • Скачано: 35
  • Размер: 231.5 Kb
Matn

Схема ускоренного переноса К589ИКОЗ.

План:

1. Схема ускоренного переноса К589ИКОЗ.

2. Многорежимный буферный регистр К589ИР12

3.Блок приоритетного прерывания К589ИК14.

 {spoiler=Подробнее}

1. Схема ускоренного переноса К589ИКОЗ

При увеличении числа разрядов вычислителя возникает необходимость в организации переносов. Для организации переносов (при объединении нескольких секций ЦПЭ) предназначена схема ускоренного переноса. Ее мнемоническое обозначение СУП. Она состоит из набора логических элементов, реализующих функцию «И—ИЛИ—НЕ», и допускает объединение не более восьми ЦПЭ. Ее графическое обозначение приведено на рис. 4.4, а назначение выводов — в табл. 4.4 1311.

Вход разрешения переноса РП позволяет реализовать кроме переносов сдвиги вправо.

2. Многорежимный буферный регистр К589ИР12.

Объединение различных устройств с помощью общей шины данных, организация прямого доступа в память могут быть осуществлены многорежимным буферным регистром

(МБР). Он состоит из 8-разрядного регистра, триггера индикации запроса на прерывание и логической схемы, управляющей его работой. Расположение   выводов   микросхемы   К589ИР12   показано   на   рис.   4.5,   а назначение — в табл. 4.5.

Буферный регистр может использоваться как входное и выходное устройство с временным хранением 8-разрядного слова, а также для организации двунаправленных шин. Выбор для работы необходимой микросхемы осуществляется подачей на выводы ВК1 и ВК2 логического нуля и логической единицы соответственно. После этого микросхема может управляться внешними сигналами.

В зависимости от логического состояния на входе выбора режима (ВР) может осуществляться либо запись информации, либо ее хранение и выдача на шину Q. Если на вход ВР подана логическая единица, то выходы QOQ7 находятся в состоянии большого выходного сопротивления (разомкнуты) и осуществляется запись информации. При подаче на вход ВР логического нуля информация из регистра выдается на шину Q и происходит «проключение» регистра, т. е. шины D и Q связываются напрямую.

3.Блок приоритетного прерывания К589ИК14.

В управляющих микропроцессорных системах (МПС) обычно во время работы часто возникает необходимость в прерывании основной программы. Для обработки запросов на прерывание в серии микросхем К589 есть специальная микросхема — блок приоритетного прерывания (БПП). Она предназначена для приема запросов на прерывание от устройств, входящих в МПС, и выработки сигналов о необ­ходимости перехода к подпрограммам обработки прерываний. Одна микросхема обеспечивает обслуживание до восьми источников запроса на прерывание. При большем числе источников возможно их аппаратное наращивание.

Функциональная схема микросхемы К589ИК14 представлена на рис. 4.6, а в табл. 4.6 — назначение выводов.

Блок приоритетного прерывания выполняет следующие функции: несинхронные прием и хранение запросов на прерывание с восьми направлений; выдачу кода уровня принятого запроса на прерывание; прием и хранение кода уровня прерывания, обрабатываемого процессором в данный момент; выдачу процессору сигнала о запросе на прерывание с более высоким приоритетом по сравнению с обрабатываемым. При поступлении сигнала запроса на прерывание по шине ЗП они запоминаются в соответствующих " триггерах. Одновременно по шине П может поступить код уровня приоритета, который тоже запоминается в регистре. Кроме этого, в состав БПП входят: схема, выдающая сигнал о наличии запроса на прерывание, и буферная схема, которая выдает на шину КП код приоритета поступившего запроса.

В зависимости от того, с какого из восьми направлений получен сигнал запроса, ему присваивается шифратором код приоритета, который сравнивается с кодом приоритета обрабатываемого запроса. Если уровень приоритета пришедшего запроса выше выполняемого и есть строб разрешения прерывания (С/7Р), то с приходом фронта импульса синхронизации на выходе прерывания ПР устанавливается состояние логического нуля, которое сообщает процессору о  необходимости прерывания его работы.

Код уровня пришедшего запроса может быть выдан из БПП по шинам КПОКП2, что разрешается сигналом чтения (РСЧ). В момент выдачи сигнала ПР (выход прерывания) прием запросов на прерывание блокируется до установки в регистре текущего состояния нового кода прерывания.

Входы РГ, ВП и выход Р777 необходимы для подключения и совместной работы других БПП, если число источников запросов больше восьми. Шинные формирователи К589АП16 и К589АП26. Это четырехразрядные шинные формирователи—усилители, которые особенно удобны при подключении устройств ввода и вывода к общей двунаправленной шине, при работе на длинные линии. Расположение выводов микросхем приведено на рис. 4.7, а и б, а их назначение— в табл. 4.7 [311.

Структура формирователей позволяет осуществлять параллельное включение нескольких микросхем. Для выбора требуемой микросхемы необходимо подать логический нуль на вход выбора кристалла ВК. После этого схема становится управляемой по входу управления выдачей УВ.

Данные могут поступать по шине Л или В, а выдаваться по шине В или С. Если на вход УВ подана логическая единица, то информация с входов В подается на выходы С; в случае подачи логического нуля — с входов А на выходы В. Микросхема К589АП26 отличается от микросхемы К589АП16 инверсией выходных данных. При использовании шинных формирователей следует учитывать, что нагрузочная способность на выходе С не более 15 мА, а на выходе В — 50 мА. Шина С согласовывается со входами МОП-микросхем, а шина В—только с ТТЛ-микросхемами. Не работающие в данный момент выводы находятся в состоянии' высокого выходного сопротивления. Многофункциональное синхронизирующее устройство К589ХЛ4. Оно предназначено для деления частоты, формирования и задержки импульсов. Схема содержит программируемый делитель частоты на четырех триггерах. Коэффициент пересчета частоты программируется предварительно. В схеме возможна организация блока из нескольких микросхем в целях увеличения разрядности счетчиков-делителей и формирования «пачек» импульсов. Микропроцессорный комплект К589 выгодно отличается от Других кроме своей относительной простоты и доступности еще и тем, что в последнее время для него появились и появляются [31] программы и аппаратура, существенно облегчающие программирование, отладку программ и подготовку данных для записи в ПЗУ.

1. Структурная схема ускоренного переноса К589ИКОЗ?

2. Режимы работы многорежимного буферного регистра К589ИР12?

     3. Блок приоритетного прерывания К589ИК14?

4. Многофункциональное синхронизирующее устройство К589ХЛ4?

{/spoilers}

Комментарии (0)
Комментировать
Кликните на изображение чтобы обновить код, если он неразборчив
Copyright © 2024 г. mysite - Все права защищены.